RTC clock synchronization buffer driver delay chip

Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
96476 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
79587 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
53220 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
97384 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
70194 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
82090 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
73104 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
64579 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
95699 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
81441 PCS
Stokda
Hissə nömrəsi
SKYWORKS
İstehsalçılar
Təsvir
86526 PCS
Stokda
Hissə nömrəsi
TI (Texas Instruments)
İstehsalçılar
Təsvir
51928 PCS
Stokda
Hissə nömrəsi
TI (Texas Instruments)
İstehsalçılar
Təsvir
62791 PCS
Stokda
Hissə nömrəsi
CYPRESS (Cypress)
İstehsalçılar
Təsvir
59826 PCS
Stokda
Hissə nömrəsi
MICROCHIP (US Microchip)
İstehsalçılar
Təsvir
62344 PCS
Stokda
Hissə nömrəsi
onsemi (Ansemi)
İstehsalçılar
The MC10EL/100EL15 is a low-skew 1:4 clock distribution chip designed for low-skew clock distribution applications. The device can be driven by differential or single-ended ECL, or by a PECL input signal if a positive supply is used. If a single-ended input is to be used, the VBB output should be connected to the CLK input and bypassed to ground through a 0.01 F capacitor. The VBB output is suitable as a switching reference for the EL15 input in single-ended input conditions, so this pin only sources/sinks 0.5mA. The EL15 has a multiplexed clock input that can be used to distribute lower speed scan or test clocks as well as high speed system clocks. When LOW (or left open and pulled LOW by an input pull-down resistor), the SEL pin selects the differential clock input. The common enable (ENbar) is synchronous, so the output is only enabled/disabled when it is in the low state. This avoids short clock pulses when devices are enabled/disabled, which can happen in asynchronous control. The internal flip-flops are clocked on the falling edge of the input clock, so all relevant specification limits are referenced to the negative edge of the clock input. The 100 series includes temperature compensation.
Təsvir
99088 PCS
Stokda
Hissə nömrəsi
RENESAS (Renesas)/IDT
İstehsalçılar
Təsvir
88272 PCS
Stokda
Hissə nömrəsi
SILICON LABS
İstehsalçılar
Təsvir
57817 PCS
Stokda
Hissə nömrəsi
TI (Texas Instruments)
İstehsalçılar
1-Line to 10-Line Clock Driver 28-SSOP 0 to 70 with I2C Control Interface
Təsvir
72238 PCS
Stokda
Hissə nömrəsi
ADI (Adeno)/MAXIM (Maxim)
İstehsalçılar
Təsvir
72645 PCS
Stokda